ID del artículo: 000099006 Tipo de contenido: Información y documentación sobre productos Última revisión: 30/05/2024

¿Puedo conducir la pld_clk con una fuente de reloj que no sea la coreclkout_hip en el Cyclone® V Hard IP para PCI Express*?

Entorno

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

En la guía de usuario de Cyclone® V Hard IP para PCI Express* versión 1.5 y anteriores, es posible que vea la descripción en pld_clk: "Debe conducir este reloj con coreclkout_hip.".

Sin embargo, en la interfaz de transmisión de Avalon® Cyclone® V (Avalon-ST) para la guía de usuario de soluciones PCIe* versión 18.0, es posible que vea la descripción en pld_clk: "Puede manejar este reloj con coreclkout_hip. Si conduce pld_clk con otra fuente de reloj, debe ser igual o más rápida que coreclkout_hip, pero no puede ser más rápida que 250 MHz. Elija una fuente de reloj con una precisión de 0 ppm si pld_clk funciona a la misma frecuencia que coreclkout_hip".

Resolución

Sí, puede conducir pld_clk con otra fuente de reloj. Siga la descripción de pld_clk en la interfaz de transmisión de Avalon® Cyclone® V (Avalon-ST) para la Guía del usuario de soluciones PCIe* versión 18.0.

Esta información se actualizará en una versión futura de la Guía del usuario de Cyclone® V Hard IP para PCI Express*.

Productos relacionados

Este artículo se aplica a 2 productos

Mostrar todo

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.