ID del artículo: 000098383 Tipo de contenido: Resolución de problemas Última revisión: 08/04/2024

¿Por qué veo errores de bits cuando el bucle invertido serial interno está habilitado para los diseños del modo de adaptación manual del transceptor Agilex™ 7 FGT?

Entorno

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en la versión 24.1 y anteriores del software Quartus® Prime Pro Edition, la secuencia de habilitación de bucle invertido serial interno para el modo de adaptación manual del transceptor Agilex™ 7 FGT no es óptima. Es posible que observe una tasa de error de bits (BER) inesperadamente alta cuando hay una señal externa presente en la entrada del receptor.

Resolución

Para solucionar este problema, antes de habilitar el bucle invertido serial interno, puede adoptar uno de los dos métodos siguientes:

  1. Desconecte FGT RX del cable o módulo externo
  2. Conduzca la señal de fuente externa en inactividad eléctrica o triestatal

No hay ningún plan para solucionar este problema en una versión futura del software Quartus® Prime Pro Edition.

Productos relacionados

Este artículo se aplica a 1 productos

Mostrar todo

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.