ID del artículo: 000098230 Tipo de contenido: Resolución de problemas Última revisión: 23/04/2024

¿Por qué el ejemplo de diseño de IP de FPGA Ethernet de triple velocidad de F-Tile permite la adaptación automática de RX?

Descripción

Debido a un problema en la versión 23.4 del software Quartus® Prime Pro Edition, la adaptación automática de RX se habilita automáticamente en el ejemplo de diseño generado por la IP de FPGA Ethernet de triple velocidad F-Tile.

De acuerdo con AN 969: F-Tile PMA Tuning Guidelines, las siguientes son las pautas para la adaptación automática de RX:

"Para aplicaciones de menor velocidad de datos que generalmente usan datos no codificados, por ejemplo, CPRI 6 Gbps y versiones anteriores, DisplayPort de menos de 8 Gbps, puede desactivar la adaptación automática. Esto se debe a que, para estas aplicaciones de datos no codificados, DFE puede tener un desafío para converger y, por lo tanto, introducir errores o puede resultar en una degradación del rendimiento si la adaptación automática está activada".

Resolución

Para evitar este problema, modifique el archivo de configuración de Quartus® (.qsf) del ejemplo de diseño generado para omitir la adaptación automática de RX según la sección "Configuración de FGT PMA" en la arquitectura F-Tile y Guía de usuario de PI de PHY directa de PMA y FEC.

Este problema se ha solucionado a partir de la versión 24.1 del software Quartus® Prime Pro Edition.

Productos relacionados

Este artículo se aplica a 1 productos

Mostrar todo

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.