ID del artículo: 000093572 Tipo de contenido: Fe de erratas Última revisión: 28/11/2023

¿Por qué el ejemplo de diseño del Intel® FPGA IP O-RAN no es compatible con el simulador Aldec Riviera para el dispositivo de Intel Agilex® F-Tile del software Intel® Quartus® Prime Pro Edition v22.4 y versiones anteriores?

Entorno

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en el software Intel® Quartus® Prime Pro Edition v22.4 y versiones anteriores, el ejemplo de diseño de O-RAN Intel® FPGA IP no es compatible con el simulador Aldec Riviera para el dispositivo Intel Agilex® (F-Tile).

Resolución

Actualmente no hay ninguna solución.
Está previsto que este problema se solucione en una versión futura del software Intel® Quartus® Prime Pro Edition.

Productos relacionados

Este artículo se aplica a 5 productos

Mostrar todo

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.