Debido a un problema en el software Intel® Quartus® Prime Pro Edition v22.4 y versiones anteriores, el ejemplo de diseño de O-RAN Intel® FPGA IP no es compatible con el simulador Aldec Riviera para el dispositivo Intel Agilex® (F-Tile).
Actualmente no hay ninguna solución.
Está previsto que este problema se solucione en una versión futura del software Intel® Quartus® Prime Pro Edition.