ID del artículo: 000093252 Última revisión: 23/12/2022

¿Por qué veo diferentes Stratix® 10 Quartus® Prime Pro Edition generó un modelo de pin DDR4 IBIS en las mismas señales de bus?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Esto es previsible en el modelo DDR4 IBIS generado por el software Quartus® Prime Pro Edition.  El modelo IBIS se basa en la ubicación del pin y en la función del diseño.

    En el diseño x8/9, algunos de los pines DQ o Address/Command se encuentran en un pin compatible con la funcionalidad DQS (en interfaces x4).

    Las propiedades físicas de los pines de E/S que admiten funciones DQ y DQS son ligeramente diferentes a los pines que solo admiten funciones DQ, por lo que el software Quartus® Prime Pro Edition utiliza diferentes modelos para mejorar la precisión de la simulación.

    Resolución

    Este es un ejemplo del modelo DDR4 IBIS generado por el software Quartus® Prime Pro Edition. Puede ver que los pines mem_a(14) y mem_a(13) se asignaron a los pines funcionales DQS y tienen un nombre de modelo IBIS diferente al de otros pines mem_a.

     

    mem_a(14)~pad sstl12_rtio_r34cp1_dqs_lv
    mem_a(13)~pad sstl12_rtio_r34cp1_dqs_lv
    mem_a(12)~pad sstl12_rtio_r34cp1_lv
    mem_a(16)~pad sstl12_rtio_r34cp1_lv
    mem_a(15)~pad sstl12_rtio_r34cp1_lv
    mem_a(2)~pad sstl12_rtio_r34cp1_lv
    mem_a(6)~pad sstl12_rtio_r34cp1_lv
    mem_a(0)~pad sstl12_rtio_r34cp1_lv
    mem_a(3)~pad sstl12_rtio_r34cp1_lv
    mem_a(7)~pad sstl12_rtio_r34cp1_lv
    mem_a(1)~pad sstl12_rtio_r34cp1_lv

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.