Debido a un problema en la versión 22.3 del software Intel® Quartus® Prime Pro Edition, el banco de pruebas proporcionado para el ejemplo de diseño 'Ethernet a CPRI' para el F-tile Dynamic Reconfiguration Suite Intel® FPGA IP no funcionará correctamente cuando se reconfigure dinámicamente al perfil 25GE-1. Este problema no afecta al ejemplo de diseño cuando se ejecuta en hardware.
Para evitar este problema en simulación, realice los pasos siguientes:
- Vaya a <directorio de diseño de ejemplo>/example_testbench.
- Abra el archivo basic_avl_tb_top.sv en su editor de texto preferido.
- Busque la eth_dr_to_25g tarea y cambie las siguientes líneas:
De
Paso 6: Programa CSR soft de DUT
$display ("** Info: Programa DUT soft CSR ....");
repetir (10) @(negedge i_reconfig_clk);
avmm_write({8'b0, 24'h200}, {26'h0,6'h0});
repetir (10) @(negedge i_reconfig_clk);
avmm_write({8'b0, 24'h204}, {{20'b0},{3'b000},{3'b000},{3'b000},{3'b010}});
repetir (10) @(negedge i_reconfig_clk);
avmm_write({8'b0, 24'h208}, {28'h0,4'b000});
Para
Paso 6: Programa CSR soft de DUT
$display ("** Info: Programa DUT soft CSR ....");
repetir (10) @(negedge i_reconfig_clk);
avmm_write({8'h10, 24'h200}, {26'h0,6'h0});
repetir (10) @(negedge i_reconfig_clk);
avmm_write({8'h10, 24'h204}, {{20'b0},{3'b000},{3'b000},{3'b000},{3'b010}});
repetir (10) @(negedge i_reconfig_clk);
avmm_write({8'h10, 24'h208}, {28'h0,4'b000}); - Guarde el archivo.
- Ejecute la simulación utilizando los scripts proporcionados para el simulador seleccionado.
Este problema se ha solucionado a partir de la versión 23.1 del software Intel® Quartus® Prime Pro Edition.