ID del artículo: 000093090 Tipo de contenido: Resolución de problemas Última revisión: 09/08/2023

¿Por qué hay violaciones de sincronización dentro del Intel® FPGA IP Ethernet de triple velocidad implementado en el F-Tile de Intel Agilex® 7 FPGA dispositivos?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • Ethernet de triple velocidad FPGA IP Intel®
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en la versión 22.3 y anteriores del software Intel® Quartus® Prime Pro Edition, es posible que vea violaciones de sincronización en las siguientes rutas dentro de la Intel® FPGA IP Ethernet de triple velocidad implementada en el F-Tile de Intel Agilex® 7 FPGA dispositivos:

    Desde nodo : i_ptp|eth_tse_0|i_tse_pcs_0|alt_mge_pcs20_inst|enc20|enc0|eout_dat[0]
    Para nodo : phymac_100g_ftile_auto_tiles| z1577a_x0_y166_n0|hdpldadapt_tx_chnl_23~pld_tx_clk1_dcm.reg

    Desde nodo: phymac_100g_ftile_auto_tiles|z1577a_x0_y166_n0|hdpldadapt_rx_chnl_23~pld_rx_clk1_dcm.reg
    Al nodo : i_ptp| eth_tse_0|i_tse_pcs_0|alt_mge_pcs20_inst|rx_datain_reg_sc[5]

    Resolución

    Hay una revisión disponible para solucionar este problema para la versión 22.3 del software Intel® Quartus® Prime Pro Edition. Descargue e instale el parche 0.25 desde los siguientes enlaces:

    Este problema se solucionó a partir de Intel® Quartus® versión 22.4 del software Prime Pro Edition.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ 7

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.