ID del artículo: 000092145 Tipo de contenido: Resolución de problemas Última revisión: 07/12/2022

¿Por qué la Intel® FPGA IP FIR II no genera en la versión 22.1 del software Intel® Quartus® Prime Pro Edition?

Descripción

El Intel® FPGA IP FIR II genera varios parámetros de transmisión Avalon al actualizar al Intel® Quartus® software Prime Pro Edition versión 22.1.

 

Error: ip_firII.fir_compiler_ii_0: Hay un error desconocido

Error: ip_firII.fir_compiler_ii_0: El ancho de bits de salida debe ser superior a 1

Error: ip_firII.fir_compiler_ii_0: el ast_sink_data de puerto no está totalmente definido después de que se aplicara la política de ajuste de cuentas

Error: ip_firII.fir_compiler_ii_0: el ast_source_data de puerto no está totalmente definido después de la insonorción

Error: ip_firII.fir_compiler_ii_0.avalon_streaming_sink: el ancho de datos (-1) debe ser un múltiplo de bitsPerSymbol (8)

Error: ip_firII.fir_compiler_ii_0.avalon_streaming_sink: La señal ast_sink_data[-1] de tipo de datos debe tener ancho [1-8192]

Error: ip_firII.fir_compiler_ii_0.avalon_streaming_source: La señal ast_source_data[-1] de tipo de datos debe tener ancho [1-8192]

Error: ip_firII.fir_compiler_ii_0.avalon_streaming_source: "Bits de datos por símbolo" (dataBitsPerSymbol) 0 está fuera del rango: 1-131072

 

Estos errores solo aparecen en Windows*.

Resolución

Para solucionar este problema al utilizar el software Intel® Quartus® Prime Pro Edition versión 22.1 de la Intel® FPGA IP FIR II, instale el parche 0.16.

Productos relacionados

Este artículo se aplica a 10 productos

Mostrar todo

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.