ID del artículo: 000086458 Tipo de contenido: Resolución de problemas Última revisión: 09/03/2023

¿Por qué el arranque se detiene después de varias FPGA reconfiguraciones repetidas en Intel Agilex® 7 SoC FPGA?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el dispositivo Intel Agilex® 7 SoC FPGA Rev A, después de una reconfiguración exitosa FPGA, el arranque en U puede detenerse después de varias FPGA reconfiguraciones repetidas.

    La cantidad de FPGA reconfiguraciones es indeterm uu..

     

     

    Resolución

    Para solucionar este problema, siga los pasos que se indican a continuación.

    Compile un proyecto en Intel® Quartus® versión 41 o posterior del software Prime Pro Edition versión 19.4. Y asegúrese de tener la qdb disponible y todos los archivos descomprimidos.

    Descargue el script tcl y ejecute el comando

    Descargar u2b_eco.tcl

    nombre de quartus_cdb -t u2b_eco.tcl

    nombre del quartus_asm .qpf

    Nota: El primer comando ejecuta el archivo de script para reemplazar el BCM en el proyecto Quartus, y el segundo comando vuelve a ejecutar el ensamblador para regenerar el sof.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.