ID del artículo: 000085819 Tipo de contenido: Resolución de problemas Última revisión: 18/04/2023

¿Hay algún problema conocido al intentar simular la PI del software Quartus II 12.1 o 12.1sp1 10GBASE-KR PHY IP en Cadence ncsim?

Descripción

Sí, si intenta simular las versiones de software de Quartus® II 12.1 o 12.1sp1 10GBASE-KR PHY Intel® FPGA IP en Cadence NCSIM, podrían considerarse los siguientes errores:

Error:
...
ncelab: *W,STARMT: Este @* se expande a una lista vacía, nunca se reactivará.
ncelab: *W,STARMT: Este @* se expande a una lista vacía, nunca se reactivará.
ncelab: *E,CUVMOC: mezcla ilegal de varibles y redes en la expresión de hibernación conectada a un puerto de salida.
...

Resolución

Para evitar este problema, copie el archivo adjunto lt_tx_data.sv en el siguiente directorio:

xcvr_10gbase_kr_sim/altera_xcvr_10gbase_kr/cadence/

Este problema se resolverá en una versión futura de la Intel FPGA IP PHY 10GBASE-KR.

Productos relacionados

Este artículo se aplica a 2 productos

Mostrar todo

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.