ID del artículo: 000081212 Tipo de contenido: Resolución de problemas Última revisión: 10/06/2013

¿Cuáles son las configuraciones preliminares de detección de señal SATA/SAS recomendadas para dispositivos Arria V GT/GX/ST/SX y Cyclone V GX/SX?

Entorno

  • Edición de suscripción de Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Actualmente, la caracterización de SATA/SAS para los dispositivos Arria® V GT/GX/ST/SX y Cyclone® V GX/SX son preliminares. Antes de que estén disponibles los datos de la caracterización final, siga los ajustes recomendados de Detección de señal a continuación:

    Quartus® II QSF
    Configuración de
    asignación

    Tiempo de detección de detección de señal

    RX Vcm

    Voltaje umbral de detección de señal

    XCVR_RX_SD_ON

    XCVR_RX_SD_OFF

    XCVR_RX_COMMON_
    MODE_VOLTAGE

    XCVR_RX_SD_THRESHOLD

    Variante i/m

    Variante X

    Arria V GT/GX/ST/SX

    Generación 1

    2

    2

    0,65 V

    5 (40 mV)

    7 (50 mV)

    Generación 2

    4

    2

    Generación 3

    8

    4

    Cyclone V GX/SX

    Generación 1

    5

    4

    0,65 V

    5 (40 mV)

    7 (50 mV)

    Generación 2

    3

    2

    Notas:

    • Estas configuraciones están permitidas en el software Quartus® II 13.0 DP1 y versiones posteriores.
    • Puede cambiar la configuración de QSF con diferentes valores de XCVR_RX_SD_ON y XCVR_RX_SD_OFF según las pruebas a nivel de sistema.

    Ejemplo de asignación QSF de detección de señal para el dispositivo Arria V Gen 3 (6 Gbps) y variante m:

    1) Habilitar circuito de detección de señal
    set_instance_assignment -name XCVR_RX_SD_ENABLE ON -to <rx_serial_pin name>

    2) Establecimiento de histéresis del tiempo de detección
    set_instance_assignment -name XCVR_RX_SD_ON 8 -to <rx_serial_pin name> (1)
    set_instance_assignment -name XCVR_RX_SD_OFF 4 -to <rx_serial_pin name> (1)

    3) Configuración del voltaje del modo común RX
    set_instance_assignment -name XCVR_RX_COMMON_MODE_VOLTAGE VTT_0P65V -to <rx_serial_pin name>

    4) Configuración de la detección de voltaje umbral
    set_instance_assignment -name XCVR_RX_SD_THRESHOLD 5 -to <rx_serial_pin name> (1)


    Nota:

    1. Consulte la Guía del usuario de Altera núcleo de PI del transceptor (PDF) para obtener los valores de XCVR_RX_SD_THRESHOLD correspondientes y los valores de XCVR_RX_SD_ON y XCVR_RX_SD_OFF compatibles.
    Resolución

    Productos relacionados

    Este artículo se aplica a 6 productos

    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX
    FPGA Arria® V GT
    FPGA Cyclone® V GX
    FPGA Arria® V GX
    FPGA de sistema integrado en chip Cyclone® V SX

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.