ID del artículo: 000077896 Tipo de contenido: Resolución de problemas Última revisión: 22/06/2023

¿Por qué veo una alta tasa de error de bit (BER) al utilizar el kit de herramientas de transceptores de software Intel® Quartus® Prime para ajustar mi Intel® Stratix®10 y Intel Agilex® los transceptores 7 FPGA E-Tile en el modo PAM4?

Entorno

    Edición de suscripción de Intel® Quartus® II
    Ethernet
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

El BER aceptado de los transceptores que se ejecutan con modulación PAM4 es mucho más alto que para NRZ.

Por ejemplo:

  • Las especificaciones de IEEE de Ethernet 25GBASE-KR/CR/GAUI 802.3by y 100GBASE-KR4/KP4 802.3bj con modulación NRZ permiten un BER de 10E-12 sin corrección de errores a futuro (FEC).
  • La especificación IEEE Ethernet 100GBASE-KR2/CR2 802.3cd con modulación PAM4 permite un BER de 10E-5 sin FEC.

Por esta razón, es obligatorio un FEC para las configuraciones de Ethernet moduladas PAM4. Es posible que otros protocolos tengan requisitos BER aceptables diferentes.

El kit de herramientas de transceptor de software Intel® Quartus® Prime le permite ajustar el transceptor E-Tile EN CLARO. El kit de herramientas de transceptor BER se calcula sobre los datos PRBS en bruto y no incluye el FEC.

Resolución

Para el BER del sistema completo, usted debe considerar el efecto de la FEC en su sistema y analizar los registros de estado de error corregidos y no corregidos FEC.

Productos relacionados

Este artículo se aplica a 2 productos

Mostrar todo

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.