Debido a un problema conocido en Intel® Quartus® versión 18.0 del software Prime, es posible que vea este error al dirigirse Cyclone® dispositivos V SE si se utilizan pines diferenciales de E/S y pines HPS.
Este error se produce porque los pines HPS se suponen incorrectamente como pines diferenciales de E/S.