ID del artículo: 000075514 Tipo de contenido: Resolución de problemas Última revisión: 09/08/2023

¿Por qué observo un error UVM RAL al simular la Intel® FPGA IP JESD204B o JESD204C con la versión Q-2020.03-SP2 del software VCS* MX?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • JESD204B Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema de compatibilidad, es posible que observe un error UVM RAL al simular la Intel® FPGA IP JESD204B o JESD204C del software Intel® Quartus® Prime Pro Edition versión 21.1 con software VCS* MX versión Q-2020.03-SP2.

    Resolución

    Este problema se ha solucionado en Intel® Quartus® versión 21.3 del software Prime Pro Edition.

    Productos relacionados

    Este artículo se aplica a 4 productos

    FPGA Intel® Cyclone® 10 GX
    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™
    FPGA de SoC y FPGA Intel® Arria® 10
    FPGA de SoC y FPGA Intel® Stratix® 10

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.