ID del artículo: 000075485 Tipo de contenido: Instalación y configuración Última revisión: 10/03/2023

¿Por qué el Intel® FPGA P-tile Avalon® la PI mapeada por memoria para PCI Express* no es compatible con la frecuencia de reloj PLD de 500 MHz en la Intel® Quartus® Prime Pro Edition Software versión 20.4?

Problema crítico

Descripción

Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 20.4, "500 MHz" no aparece en el menú "PlD Clock Frequency" .

Este problema solo afecta al modo Intel Agilex® 7 FPGA P-tile PCIe* Gen4 x8 generado en la versión 20.4 del software Intel® Quartus® Prime Pro Edition.

 

 

Resolución

Hay un parche disponible para solucionar este problema en el software Intel® Quartus® Prime Pro Edition versión 20.4.

Descargue e instale el parche 0.11 desde el enlace correspondiente a continuación.

Este problema se ha solucionado a partir de la Intel® Quartus® versión 21.1 del software Prime Pro Edition.

Productos relacionados

Este artículo se aplica a 1 productos

Mostrar todo

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.