Intel® Cyclone® 10 LP FPGA – Instrucciones personalizadas para el procesador Nios® II para el ejemplo de diseño FPGA Intel Cyclone 10

Intel® Cyclone® 10 LP FPGA – Instrucciones personalizadas para el procesador Nios® II para el ejemplo de diseño FPGA Intel Cyclone 10

714548
9/24/2017

Introducción

Este ejemplo de diseño demuestra el uso de instrucciones personalizadas para el procesador Nios® II con un Intel® Cyclone® 10 FPGA.

Detalles de diseño

Familia de dispositivos

FPGA de bajo consumo Intel® Cyclone® 10

Edición de Quartus

Intel® Quartus® Prime Standard Edition

Versión de Quartus

17.0

Núcleos de IP (21)
Núcleo de la IP Categoría del núcleo de la IP
Nios II Gen2 Processor NiosII
Nios II Gen2 Processor Unit NiosII
Custom Instruction Slave Translator QsysInterconnect
Custom Instruction Interconnect QsysInterconnect
Custom Instruction Master Translator QsysInterconnect
IRQ Mapper QsysInterconnect
JTAG UART ConfigurationProgramming
MM Interconnect QsysInterconnect
Avalon-ST Adapter QsysInterconnect
Avalon-ST Error Adapter QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Memory-Mapped Router QsysInterconnect
On-Chip Memory (RAM or ROM) OnChipMemory
Reset Controller QsysInterconnect
Interval Timer Peripherals

Descripción detallada

Prepare la plantilla de diseño en la GUI del software Quartus Prime (versión 14.1 y posteriores)


Nota: Después de descargar el ejemplo de diseño, debe preparar la plantilla de diseño. El archivo descargado tiene la forma de un archivo <proyecto>.par que contiene una versión comprimida de sus archivos de diseño (similar a un archivo .qar) y metadatos que describen el proyecto. La combinación de esta información es lo que constituye un archivo <proyecto>.par. En las versiones 16.0 o posteriores, simplemente puede hacer doble clic en el archivo <project>.par y Quartus iniciará ese proyecto.


El segundo medio para abrir la plantilla de proyecto es a través del Asistente para nuevo proyecto (File-> New Project Wizard). Después de ingresar el nombre del proyecto y la carpeta en el primer panel, el segundo panel le pedirá que especifique un proyecto vacío o una plantilla de proyecto. Seleccione la plantilla de proyecto. Verá una lista de proyectos de plantillas de diseño que ha cargado anteriormente, así como varios "Diseños de pines de línea base" que contienen el anclaje y la configuración para una variedad de kits de desarrollo. Si no ve su plantilla de diseño en la lista, haga clic en el enlace que indica instalar las plantillas de diseño en un círculo a continuación:



Busque el archivo <project>.par que descargó, haga clic en siguiente, seguido de Finalizar, y su plantilla de diseño se instalará y se mostrará en el panel Navegador de proyectos en Quartus.


Nota: Cuando un diseño se almacena en la Tienda de diseño como plantilla de diseño, se ha probado previamente la regresión en comparación con la versión indicada del software Quartus. La regresión garantiza que la plantilla de diseño supere los pasos de análisis/síntesis/ajuste/ensamblaje en el flujo de diseño de Quartus.



Preparar la plantilla de diseño en la línea de comandos del software Quartus Prime


En la línea de comandos, escriba el comando siguiente:

quartus_sh --platform_install -package <directorio del proyecto>/<proyecto>.par


Una vez que se complete el proceso, escriba:

quartus_sh --platform -name < proyecto>



Nota:

* Versión de ACDS: 17.0.0 Standard


Detalles de diseño

Familia de dispositivos

FPGA de bajo consumo Intel® Cyclone® 10

Edición de Quartus

Intel® Quartus® Prime Standard Edition

Versión de Quartus

17.0