Este ejemplo de diseño es un convertidor analógico a digital (ADC) de alta precisión y rentable que se utiliza comúnmente en aplicaciones inalámbricas y de audio, que consta de dos bloques principales: modulador analógico y filtro digital. El modulador analógico sobre samples y convierte la señal analógica en una secuencia de bits. A continuación, el filtro digital convierte la secuencia serie en número digital por operación de diezma.
Este ejemplo de diseño muestra una manera eficiente y rentable de implementar el filtro de diezma digital con el método de partición multiespacio y utilizar la característica multiplexado por división de tiempo (TDM) en el conjunto de bloques avanzados DSP Builder para lograr tanto un desempeño de alta velocidad como un bajo uso de recursos.
En la Figura 1 se muestra el diagrama de bloques de un ADC Desa delta de Mongolia con modulador analógico que se modela con un bloque Simulink y un filtro de decimación digital (implementado con un bloque DSP Builder).
Descargue los archivos utilizados en este ejemplo:
El uso de este diseño se rige por los términos y condiciones del Contrato de licencia de ejemplo de diseño de Intel®y están sujetos a ellos .
Especificaciones
La Tabla 1 enumera las especificaciones utilizadas para diseñar el filtro de diezma digital.
Tabla 1. Especificaciones del filtro de diezma digital
Parámetros de filtro de diezma digital |
Valores |
---|---|
Cantidad de canales |
8 |
Factor de cambio de tasa de diezma |
64 |
Tasa de muestra de entrada |
3.072 Mbps |
Tasa de muestra de salida (fs) |
48 KHz |
Ancho de datos de salida |
16 |
Frecuencia de banda de paso |
0.423 fs |
Frecuencia de banda de stopband |
0.5 fs |
Ondulación de banda de paso |
0,04 dB |
Velocidad de reloj |
24,576 MHz |
Familia de dispositivos |
Cyclone® III |
Enlaces relacionados
Para obtener más información sobre las características relacionadas que se utilizan en este ejemplo de diseño en su proyecto, vaya a: