Centro de asistencia de IP PHY para el transceptor
El centro de soporte de IP PHY del transceptor proporciona información sobre cómo seleccionar, diseñar e implementar enlaces de transceptores. También hay pautas sobre cómo abrir el sistema y depurar los enlaces del transceptor. Esta página se organiza en categorías que se alinean con un flujo de diseño de sistema de transceptor de alta velocidad de inicio a fin.
Obtenga recursos de asistencia para los dispositivos Intel Agilex® 7, Intel® Stratix® 10, Intel® Arria® 10 y Intel® Cyclone® 10 en las siguientes páginas. En el caso de otros dispositivos, busque en los siguientes enlaces: índice de documentación FPGA, cursos de entrenamiento, videos, ejemplos de diseño, base de conocimientos.
1. Selección de dispositivo e IP
¿Qué Intel® FPGA familia de dispositivos debería utilizar?
Tabla 1: Compatibilidad con características y variantes del dispositivo | |||||||||
---|---|---|---|---|---|---|---|---|---|
Dispositivo |
Intel® Cyclone® 10 |
Intel® Arria® 10 |
Intel® Stratix® 10 |
® Intel Agilex 7 |
|||||
Variante del dispositivo |
GX |
SX(3) |
GX(3) |
GT(4) |
GX/SX L-Tile |
GX/SX H-Tile |
Mosaico electrónico MX/TX |
Mosaico electrónico AGF |
|
Velocidad de datos máxima |
|
12.5 Gbps |
17,4 Gbps |
17,4 Gbps |
17,4 Gbps |
17,4 Gbps |
N/A |
N/A |
|
Canales GXT | N/A |
N/A |
25,8 Gbps |
26,6 Gbps |
28,3 Gbps |
28,3 Gbps |
N/A |
||
Canales GXE | N/A |
N/A |
N/A |
N/A |
N/A |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
||
Velocidad de datos máxima |
Canales GX |
6,6 Gbps |
12.5 Gbps |
12.5 Gbps | 12.5 Gbps |
28,3 Gbps | 28,3 Gbps | N/A | |
Canales GXT |
N/A |
N/A |
|||||||
|
N/A |
N/A |
N/A |
N/A |
N/A |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
28,9 Gbps (NRZ) 57,8 Gbps (PAM4) |
||
Canales máximos por dispositivo |
Canales GX |
12 |
96 |
72 | 96 |
96 | N/A | N/A |
|
Canales GXT |
N/A |
N/A |
6 | 32 |
64 |
24 |
N/A | ||
Canales GXE |
N/A |
N/A |
N/A | N/A |
N/A | 120 | 24 (y 32 P-Tile) |
||
PI físico | Una PCIe Gen2 x4 por dispositivo. | 8 PCIe* de 3a Generación hasta 4 por dispositivo | 16 PCIe Gen3 hasta 4 por dispositivo | 16 PCIe Gen3 hasta 4 por dispositivo | Ethernet MACup de 50/100 Gbps a 4 por dispositivo PCIe Gen3 x16 hasta 4 por dispositivo SR-IOV (cuatro PF/2K DDR) (6) | Ethernet 10G/25G/100G con capacidad 1588 opcional + RS-FEC (528, 514)/RS-FEC (544, 514) | Ethernet 10G/25G/100G con capacidad 1588 opcional + RS-FEC (528, 514)/RS-FEC (544, 514) | ||
No hay asistencia para SR-IOV disponible. |
- Los valores que se muestran en la tabla anterior corresponden a los modos de alimentación estándar. En el modo de potencia reducida, la velocidad de datos máxima para Intel Arria® canales de dispositivo de 10 GX (chip a chip) es de 11,3 Gbps. Dado que los canales del transceptor GT están diseñados para obtener el máximo desempeño, no tienen un modo de funcionamiento con menor consumo de energía. Para operar los canales de transceptores GX a velocidades de datos designadas en modos de alimentación estándar y reducido, aplique las fuentes de alimentación de periferia y núcleo correspondientes. Para obtener más información, consulte la hoja de datos del dispositivo Intel Arria 10.
- Los transceptores de dispositivos Intel Arria 10 y Intel Stratix 10 pueden admitir velocidades de datos por debajo de 1,0 Gbps a través del muestreo.
- Para las variantes de dispositivo SX y GX, se especifican las velocidades de datos máximas del transceptor para el grado de velocidad de transceptor más rápido (–1). Consulte la hoja de datos del dispositivo para obtener las especificaciones de grado de velocidad más baja.
- Para las variantes de dispositivo GT, se especifican las velocidades de datos máximas del transceptor para el grado de velocidad del transceptor (-1). Consulte la hoja de datos del dispositivo para obtener las especificaciones de grado de velocidad más baja.
- Intel Stratix 10 dispositivos de transceptores tienen tipos de canales de transceptores GX y GXT. Para obtener más información, consulte la guía del usuario de PHY del transceptor Intel Stratix 10 L-/H-Tile.
- SR-IOV significa Virtualización de salida de entrada de raíz única.
- Los transceptores de dispositivos Intel Arria 10 y Intel Stratix 10 pueden admitir velocidades de datos por debajo de 1,0 Gbps a través del muestreo.
- Las aplicaciones de plano posterior se refieren a aquellas que requieren una ecualización avanzada, como la ecualización de retroalimentación de decisiones (DFE) habilitada para compensar la pérdida del canal.
Hojas de datos del dispositivo Intel FPGA
- Hoja de datos® del dispositivo Intel Agilex 7
- Ficha técnica del dispositivo Intel Stratix 10
- Ficha técnica® del dispositivo Intel Cyclone 10 GX
- Hoja de datos del dispositivo Intel Arria 10
Recursos adicionales
Consulte el capítulo Descripción general de las siguientes guías de usuario:
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
- Guía del usuario del transceptor Intel Stratix 10 L y H-Tile PHY
- Guía del usuario del transceptor E-Tile PHY
- AN 778: uso de 10 transceptores Intel Stratix
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
2. Flujo de diseño e integración de IP
¿Dónde puedo encontrar información sobre el uso del transceptor?
Utilice la herramienta de colocación de canales E-Tile en conjunto con las Pautas de conexión de pin de la familia de dispositivos Intel Stratix 10, a fin de planificar rápidamente las ubicaciones de los protocolos en el E-Tile antes de leer la documentación integral e implementar diseños en el software Intel® Quartus® Prime. La herramienta de ubicación de canal E-Tile basada en Excel se complementa con las pestañas de instrucciones, leyenda, revisión y protocolos.
¿Qué recomendaciones de diseño debería considerar?
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- erratas y recomendaciones de diseño del dispositivo Intel Arria 10 GX/GT
- ® erratas y recomendaciones de diseño del dispositivo Intel Arria 10 SX
¿Dónde puedo encontrar información sobre la integración de PHY IP en el transceptor?
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
- Guía del usuario del transceptor Intel Stratix 10 L y H-Tile PHY
- Guía del usuario del transceptor E-Tile PHY
Intel Cyclone 10 dispositivos
- Guía del usuario del transceptor Intel® Cyclone® 10 GX PHY
- Pautas de diseño de dispositivos Intel® Cyclone® 10 GX
Intel Arria 10 dispositivos
- Guía del usuario del transceptor Intel Arria 10 PHY
- AN 738: pautas de diseño de dispositivos Intel Arria 10
¿Dónde puedo encontrar información sobre el mapeo del registro de IP phy del transceptor?
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Pautas de configuración analógica
Intel Stratix 10 dispositivos
Dispositivos Intel Cyclone 10 y Intel Arria 10
Recursos adicionales
3. Diseño de la placa y administración de energía
- ® Guía del usuario de configuración de Intel Agilex 7
- Pautas de® diseño de integridad de señal de interfaz serial de alta velocidad de la familia de dispositivos Intel Agilex 7
- AN 672: Pautas de diseño de enlaces de transceptores para la transmisión de velocidad de datos de alta Gbps
- AN 114: Pautas de diseño de placas para los paquetes de dispositivos programables Intel
- AN 766: pautas de diseño de interfaz de señal de alta velocidad Intel® Stratix® 10 dispositivos
- Consideraciones del diseño de pcb stackup para intel® FPGAs
Pautas para la conexión de pines
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Revisión de esquemas
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Administración de energía
- ® Guía del usuario de administración de energía Intel Agilex 7: series F y I
- Estimador inicial de energía (EPE) y analizador de potencia
- AN 692: Consideraciones de secuencia de energía para los dispositivos Intel® Cyclone® 10 GX, Intel® Arria® 10, Intel® Stratix® 10 y Intel Agilex® 7
- AN 750: Uso de la herramienta Altera PDN para optimizar su diseño de red de suministro de energía
- Guía del usuario de la herramienta Power Deliver Network (PDN) 2.0 específica para dispositivos
Modelos y herramientas de simulación
El Intel® Advanced Link Analyzer es una herramienta de análisis de enlaces de ojo de ruido/fluctuación de última generación que permite evaluar rápida y fácilmente el desempeño de los enlaces serie de alta velocidad. Es una herramienta de predisa diseño ideal para ayudarle a comprender de qué manera Intel FPGA soluciones pueden adaptarse a los requisitos de su sistema. También es una herramienta eficaz para la asistencia posterior al diseño con el fin de ayudar en la depuración y validación.
Modelos
Guías de usuario del Kit de desarrollo
® Intel Agilex 7 dispositivos
- ® Guía del usuario del kit de desarrollo Intel Agilex serie FPGA serie FPGA 7
- ® Guía del usuario del kit de desarrollo Transceptor-SoC Intel Agilex serie 7 F
Intel Stratix 10 dispositivos
- Guía del usuario del kit de desarrollo Intel Stratix 10
- Guía del usuario del kit de desarrollo de integridad de señal del transceptor Intel Stratix10 GX
Intel Arria 10 dispositivos
4. Pruebas de interoperabilidad y normas
Aplicaciones
- ® Guía del usuario de E/S de propósito general Intel Agilex 7: series F y serie I
- AN 835: Fundamentos de señalización PAM4
- AN 846: corrección de errores a futuro de Intel Stratix 10
Modelos
5. Ejemplos de diseño y diseños de referencia
Ejemplos de diseño y diseños de referencia
® Intel Agilex 7 dispositivos
- Diseños de demostración de transceptores de alta velocidad Intel Agilex® 7 dispositivos serie I con F-Tile
- Diseños de demostración de transceptores de alta velocidad - Intel Agilex® 7 dispositivo serie F (E-Tile)
Intel Stratix 10 dispositivos
- Diseños de demostración de transceptores de alta velocidad - Stratix serie 10 TX
- Diseños de demostración de transceptores de alta velocidad - Stratix serie 10 GX
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- Terasic DE10 avanzó con la placa Intel Arria 10 SoC
- Kit de desarrollo instantáneo AC DIRECTAMENTE CON Intel Arria placa de arranque SoM Intel Arria 10 FPGA
- Ejemplos de diseño de PHY del transceptor Intel Arria 10 (Comunidad Intel)
- Ejemplos de diseño básico del transceptor Intel Arria 10 PHY (Comunidad Intel)
- Diseños de demostración de transceptores de alta velocidad - Intel Arria serie 10
6. Cursos y videos de entrenamiento
Cursos de entrenamiento recomendados
Título |
Tipo |
Descripción |
---|---|---|
Aspectos básicos del transceptor para dispositivos de 20 nm y 28 nm |
En línea |
Descubra los elementos básicos que se encuentran en los transceptores de FPGA de 20 y 28 nm utilizados para admitir una variedad de protocolos de alta velocidad. |
En línea |
Descubra los elementos básicos que se encuentran en Intel Stratix 10 transceptores FPGA utilizados para admitir una variedad de protocolos de alta velocidad. |
|
Kit de herramientas de transceptor para Intel Arria 10 dispositivos |
En línea |
Descubra cómo depurar y ajustar dinámicamente la configuración analógica de los transceptores Intel Arria 10 y Intel Cyclone 10 FPGA. |
Acondicionamiento de señal avanzado para transceptores Intel Arria 10 FPGA |
En línea |
Conozca las capacidades analógicas de Intel Arria 10 FPGA transceptores y cómo usarlos para mejorar el desempeño de los enlaces. |
En línea |
Descubra cómo crear una implementación de transceptor personalizada utilizando los bloques de PI de transceptores Intel Arria 10 y Intel Cyclone 10 FPGA. |
|
Creación de una capa phy de transceptor Intel Stratix 10 FPGA |
En línea |
Aprenda a definir los tres recursos que constituyen un Intel Stratix solución de capa PHY del transceptor de 10 FPGA, es decir, el transceptor PHY, el transceptor PLL y el controlador de reinicio del transceptor. |
En línea |
Descubra los recursos de temporificación que se encuentran en Intel Arria 10 y Intel Cyclone 10 bloques de transceptores FPGA. |
Título |
Descripción |
---|---|
Cómo reconfigurar dinámicamente los parámetros analógicos DE INTEL CYCLONE 10 GX |
Conozca la implementación de los parámetros analógicos de Intel Cyclone 10 GX FPGA Native PHY DE FORMA directa con flujo de reconfiguración directa. |
Descubra cómo realizar la simulación funcional de reconfiguración dinámica del transceptor con Intel Cyclone conmutación y reconfiguración de canal con bloqueo de fase fraccional (PLL) de 10 GX FPGA mediante el método de escritura directa. |
|
Cómo realizar Intel Cyclone conmutación y reconfiguración de canal nativoS PHY ATX de 10 GX |
Descubra cómo realizar la simulación funcional con la conmutación PLL Intel Cyclone 10 GX FPGA Native PHY ATX, la reconfiguración de canales con streamer integrado y la recalibración de canales. |
Aprenda a realizar una reconfiguración dinámica para cambiar las refclks de recuperación de datos de reloj (CDR) con streamer integrado y varios perfiles de reconfiguración en el dispositivo Intel Arria 10. |
|
Aprenda a configurar dos dispositivos en prueba (DUTs), iniciar kits de herramientas de transceptores (XCVR), realizar una interfaz de chip a chip y encontrar la configuración analógica adecuada. |
|
Descubra cómo realizar una reconfiguración dinámica para las PPL del transmisor de conmutación (TX) para el transceptor Intel Arria 10 FPGA mediante un streamer integrado. |
Intel® FPGA videos rápidos
Título |
Descripción |
---|---|
Configuración de dispositivo Intel Arria 10 de un transceptor simple |
Mire este video para aprender a colocar un transceptor Intel Arria 10 simplex con reconfiguración dinámica en el mismo canal de transceptor físico. |
Reconfiguración dinámica de un transceptor de dispositivo Intel Arria 10 |
Vea este video para aprender a realizar cambios de velocidad de datos mediante la conmutación de ciclo bloqueado por fase (PLL) de transmisión (TX) y el streamer integrado en Intel Arria 10 dispositivos. |
Cómo utilizar el kit de herramientas de transceptores parte 1 |
Mire este video de cuatro partes para descubrir cómo utilizar la aplicación Transceiver Toolkit, que se mostró en un kit de desarrollo Intel Arria 10 FPGA. Este video explica cómo obtener la configuración óptima de conexión de medio físico (TICO) para el transceptor. |
Cómo utilizar el kit de herramientas de transceptores parte 2 |
Mire este video de cuatro partes para descubrir cómo utilizar la aplicación Transceiver Toolkit, que se mostró en un kit de desarrollo Intel Arria 10 FPGA. Este video explica cómo obtener los ajustes ÓPTIMOs DE TOC para el transceptor. |
Cómo utilizar el kit de herramientas de transceptores Parte 3 |
Mire este video de cuatro partes para descubrir cómo utilizar la aplicación Transceiver Toolkit, que se mostró en un kit de desarrollo Intel Arria 10 FPGA. Este video explica cómo obtener los ajustes ÓPTIMOs DE TOC para el transceptor. |
Cómo utilizar el kit de herramientas de transceptores parte 4 |
Mire este video de cuatro partes para descubrir cómo utilizar la aplicación Transceiver Toolkit, que se mostró en un kit de desarrollo Intel Arria 10 FPGA. Este video explica cómo obtener los ajustes ÓPTIMOs DE TOC para el transceptor. |
Intel Arria 10 transceptores: Aspectos básicos previos al énfasis |
Conozca los aspectos básicos de la función de énfasis previo al transceptor Intel Arria 10. Compare la forma de onda simulada frente a las mediciones de silicio. |
Realización de una reconfiguración dinámica para el transceptor Intel Arria 10 dispositivos |
Vea este video para descubrir cómo realizar cambios de velocidad de datos mediante la conmutación TX PLL con el streamer integrado en Intel Arria 10 dispositivos. |
Reconfigurar los transceptores de 10 dispositivos Intel Arria utilizando un streamer integrado |
Vea este video para aprender a realizar una reconfiguración dinámica con las PC estándar del transceptor Intel Arria 10 con el streamer integrado. |
Mire este video para descubrir cómo realizar una simulación de integridad de señal con el transceptor Intel Arria de 10 dispositivos IBIS-AMI en el modelo Intel® Advanced Link Analyzer. Además, este video cubre los informes de diagramas de ojo. |
7. Depuración
Herramientas
Herramienta de depuración del transceptor E-Tile del dispositivo Intel Stratix 10
La herramienta de depuración se compone de dos subherramientas
- La herramienta de estado le permite leer y restablecer los parámetros DE DEA, e iniciar sesión en un archivo. También le permite realizar un flujo de restablecimiento (bucleback interno/externo, inicialmente con iniciales, errores de bit de lectura y reinicio).
- La herramienta de ajuste le permite ajustar el transceptor con configuraciones de parámetros DE línea base DE TOB para 10 Gbps/28 Gbps/56 Gbps y con parámetros personalizados le permite barrido de parámetros DE LAT y registrarlos en un archivo. Utilice esta herramienta para analizar el estado de los canales de transceptores en su Intel Stratix 10 Device E-Tile.
Herramienta de depuración PHY para el transceptor Intel Stratix 10 Device L-Tile/H-Tile
Esta herramienta de depuración se compone de cuatro subherramientas:
- La herramienta de voltaje le permite medir el voltaje en el nodo de muestreo de datos receptores y el nodo transmisor
- La herramienta Estado del canal le permite comprobar el estado bloqueado a los datos de recuperación de datos de reloj receptor (CDR), estado de calibración, estado de bucle atrás y estado del generador/comprobador PRBS
- La herramienta de estado de protección le permite cruzar la verificación de los bits registrados de nomenclatura configurados en comparación con los ajustes de bits dorados. Los bits dorados son los ajustes de bits recomendados para un registro determinado.
- La herramienta de depuración de ojo le permite medir la altura del ojo o el ancho de los ojos
Utilice esta herramienta para analizar el estado de los canales de transceptores en su Intel Stratix dispositivo L-Tile/H-Tile de 10
Transceptor de dispositivos Intel Arria 10 PHY: analizador de árbol de fallas
Este analizador interactivo de árbol de fallas proporciona pautas para resolver problemas que pueda encontrar al utilizar Intel Arria transceptor de 10 dispositivos PHY. El analizador consta de tres secciones:
- Depuración de PHY nativo
- Depuración de ajuste de enlaces
- Depuración de reconfiguración dinámica
Utilice este analizador de árbol de fallas para ayudarlo a resolver problemas con transceptores PHY y presentar su diseño de la manera más eficiente posible. Úselo junto con la herramienta de depuración PHY para el transceptor Intel Arria 10
Herramienta de depuración PHY para el transceptor Intel Arria 10
Esta herramienta de depuración consta de las mismas cuatro subherramientas que la versión Intel Stratix 10:
- La herramienta de voltaje le permite medir el voltaje en el nodo de muestreo de datos receptores y el nodo transmisor
- La herramienta Estado del canal le permite comprobar el estado bloqueado a los datos de recuperación de datos de reloj receptor (CDR), estado de calibración, estado de bucle atrás y estado del generador/comprobador PRBS
- La herramienta de estado de protección le permite cruzar la verificación de los bits registrados de nomenclatura configurados en comparación con los ajustes de bits dorados. Los bits dorados son los ajustes de bits recomendados para un registro determinado.
- La herramienta de depuración de ojo le permite medir la altura del ojo o el ancho de los ojos
Utilice esta herramienta para analizar el estado de los canales de transceptores en su dispositivo Intel Arria 10.
Notas de la versión principal de la propiedad intelectual (IP)
Notas de la versión de Intel® Quartus® Prime Design Suite (nota: Las notas de la versión de TRANSCEPTOR NATIVE PHY IP ahora se encuentran en Intel® Quartus® Notas de la versión de Prime Design Suite)
Dispositivo Intel FPGA Errata
Intel Stratix 10 dispositivos
- Dispositivo de producción Intel Stratix 10 GX L-Tile errata
- errata del dispositivo de producción Intel Stratix 10 SX
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
- erratas y recomendaciones de diseño del dispositivo Intel Arria 10 GX/GT
- Erratas de dispositivo Intel Arria 10 SX y recomendaciones de diseño
Guías de usuario
Consulte el capítulo sobre las funciones de depuración en las guías de usuario siguientes:
® Intel Agilex 7 dispositivos
Intel Stratix 10 dispositivos
- Guía del usuario del transceptor Intel Stratix 10 L y H-Tile PHY
- Guía del usuario del transceptor E-Tile PHY
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Solución de base de conocimiento
Guía de mapeo de registros de transceptores
Intel Stratix 10 dispositivos
Intel Cyclone 10 dispositivos
Intel Arria 10 dispositivos
Recursos adicionales
El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.