Controladores de dispositivos de capa de abstraición de hardware (HAL)

author-image

Por

Este ejemplo de diseño muestra el proceso de desarrollo del controlador de dispositivo de software de la capa de abstrasion de hardware (HAL) para el UART. Utilizando intel® Nios® II Embedded Evaluation Kit (NEEK), Cyclone® III Edition como plataforma de hardware, este ejemplo muestra las diversas etapas de desarrollo de software necesarias para desarrollar un controlador de dispositivo de software HAL para Nios II procesador integrado.

Especificaciones de diseño de hardware

El diseño de hardware utilizado en este ejemplo está dirigido a NEEK, Cyclone® III Edition. Los periféricos clave de este diseño incluyen lo siguiente:

  • núcleo de CPU Nios II/f
  • VIC
  • RAM en chip de 16 bytes (KB)
  • JTAG UART
  • Identificación del sistema (ID)
  • Temporizador de intervalos
  • UART

Utilizando este ejemplo de diseño

Para obtener información sobre cómo ejecutar el ejemplo de diseño, consulte AN459: Pautas para el desarrollo de un controlador de dispositivo Nios II HAL (PDF).

Descargue los archivos utilizados en este ejemplo: an459-design-files.zip.

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.