ID del artículo: 000099013 Tipo de contenido: Mensajes de error Última revisión: 11/06/2024

¿Por qué la función de cambio de fase dinámico IOPLL no funciona en dispositivos Arria® 10 y Cyclone® 10 GX?

Entorno

    Intel® Quartus® Prime Pro Edition
    PLL FPGA IP Intel®
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Es posible que vea que la función de cambio de fase dinámico IOPLL no funciona como se esperaba en los dispositivos Arria® 10 y Cyclone® 10 GX cuando las opciones "acceso a puertos de cambio de fase dinámico" y "reconfiguración dinámica de PLL" están habilitadas en la PI de FPGA IOPLL.

Esto se debe a que la PI FPGA IOPLL no admite simultáneamente la reconfiguración dinámica y la función de cambio de fase directo.

Resolución

Como solución alternativa, aún puede implementar la característica de cambio de fase IOPLL utilizando los puertos de reconfiguración.

Se emitirá un mensaje de advertencia en la IP si se seleccionan ambas opciones en una versión futura del software Quartus® Prime Pro.

Productos relacionados

Este artículo se aplica a 2 productos

FPGA de SoC y FPGA Intel® Arria® 10
FPGA Intel® Cyclone® 10 GX

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.