ID del artículo: 000097794 Tipo de contenido: Resolución de problemas Última revisión: 09/04/2024

¿Por qué fallan las escrituras en un M20K después de una reconfiguración parcial?

Entorno

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descripción

Debido a un problema en el software Quartus® Prime Pro Edition versión 23.2 y posteriores, es posible que veas un error funcional al escribir en una RAM M20K después de la reconfiguración parcial. Este problema solo ocurre en objetivos de diseño de dispositivos Agilex™ 7 serie F/I y en cualquiera de estas condiciones

  • El modo de optimización del compilador no está establecido en Rendimiento
  • El diseño tiene 2 o más particiones PR contiguas que comparten el mismo reloj.

Resolución

Para evitar este problema, realice estas opciones

  • Vuelva a compilar el diseño con el modo de optimización del compilador establecido en una de las opciones de rendimiento .

  • Asegúrese de que haya una separación (al menos un espacio de fila/columna) entre las regiones de enrutamiento de partición PR colindantes para los diseños con más de una región PR.

Nota: Esta restricción no aplica a los dispositivos de producción Agilex™ 7 serie M.

Productos relacionados

Este artículo se aplica a 2 productos

FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ serie F
FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ serie I

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.