ID del artículo: 000096579 Tipo de contenido: Información y documentación sobre productos Última revisión: 13/09/2023

¿Por qué mi dispositivo Intel® MAX®10 no carga la imagen de CFM0 en el encendido cuando CONFIG_SEL baja a través de los ohmios recomendados de 10 K?

Entorno

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Como el pin de CONFIG_SEL en Intel® MAX® 10 dispositivos es un pin de doble propósito, está equipado con una pull-up débil interna que está habilitada de forma predeterminada antes del modo de usuario.

Según los valores de la resistencia de polarización interna débil en la Tabla 17 de la hoja de datos del dispositivo Intel® MAX® 10 FPGA, bajo algunas condiciones, una reducción externa de 10 K Ohmios puede no ser lo suficientemente fuerte como para dar como resultado una lógica baja, lo que hace que la imagen no se cargue desde CFM0 cuando la función CONFIG_SEL está habilitada.

Resolución

Si se ve afectado por este problema, puede equipar una resistencia de tracción externa más fuerte (por ejemplo, 1-K Ohmios) en CONFIG_SEL.

Como alternativa, puede deshabilitar la opción "Establecer E/S en pull-up débil antes del modo de usuario" en la configuración de .icb.

Tenga en cuenta que esto también deshabilitará la extracción débil durante la configuración para todos los pines de E/S de uso general.

Productos relacionados

Este artículo se aplica a 1 productos

FPGA Intel® MAX® 10

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.