ID del artículo: 000095629 Tipo de contenido: Mensajes de error Última revisión: 29/06/2023

Sistema de error interno: FDRGN, archivo: /quartus/fitter/fdrgn/fdrgn_expert.cpp, línea: 5613

Entorno

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en la versión 22.4 del software Intel® Quartus® Prime Pro Edition, es posible que vea este error interno si tiene un proyecto que incluye la memoria DDR HPS y HPS para un Intel® Arria® 10 FPGA y está asignando una señal a un pin en el banco 2K.
Este error se produce en la etapa de Fitter (Finalizar).

Resolución

Para solucionar este problema, cambie la asignación de señal a otro pin fuera del banco 2K.

A partir de Intel® Quartus® versión 23.1 del software Prime Pro Edition, este error interno aparecerá como un mensaje de error, que le permitirá al usuario cambiar la ubicación del pin.

Productos relacionados

Este artículo se aplica a 1 productos

FPGA de SoC y FPGA Intel® Arria® 10

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.