El script de simulación de Synopsys predeterminado generado por Intel® Quartus® software Prime Pro Edition versión 22.4 y anteriores no se puede utilizar para simular el HPS para dispositivos de Intel Agilex® 7 FPGA, debido a que el script de configuración de simulación de Synopsys no compila todas las bibliotecas necesarias para BFM HPS AXI.
Edite el script de simulación vcs_setup.sh Synopsys generado para Intel® Quartus® software Prime Pro Edition agregando las siguientes líneas de código:
echo "Usar la interfaz de programación directa (DPI)"
ELAB_OPTIONS="$ELAB_OPTIONS -debug_access+r+w+nomemcbk"
MENTOR_VIP_AE="${MENTOR_VIP_AE:-$QUARTUS_INSTALL_DIR/.. /ip/altera/mentor_vip_ae}"
export QUESTA_MVC_GCC_LIB="${MENTOR_VIP_AE}/common/questa_mvc_core/linux_x86_64_gcc-6.2.0_vcs"
export LDFLAGS="-L ${QUESTA_MVC_GCC_LIB} -Wl,-rpath ${QUESTA_MVC_GCC_LIB} -laxi4_IN_SystemVerilog_VCS_full_DVC"
El código debe agregarse antes de la sección "# agregar propiedades de simulación y elaboración de la biblioteca de dispositivos "
Este problema se solucionó a partir del software Intel® Quartus® Prime Pro Edition versión 23.1