ID del artículo: 000093574 Tipo de contenido: Resolución de problemas Última revisión: 17/10/2023

¿Por qué veo advertencias cuando ejecuto Design Assistant en el ejemplo de diseño multitasa de PHY directo PMA/FEC F-Tile para la variante base de 50G-1 y 400G-8?

Entorno

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en la versión 22.3 del software Intel® Quartus® Prime Pro Edition, es posible que vea las siguientes advertencias críticas del asistente de diseño al ejecutar el ejemplo de diseño F-Tile PMA/FEC Direct PHY Multirate para la variante base 50G-1 y 400G-8.

  • CDC-50001 Transferencia asíncrona de 1 bit no sincronizada
  • CDC-50002 Transferencia asíncrona de 1 bit con restricciones insuficientes
  • RDC-50001 Reconvergencia de varios sincronizadores de restablecimiento asíncronos en diferentes dominios de restablecimiento
Resolución

Las advertencias no son dañinas y pueden ignorarse con seguridad.
Este problema está programado para ser solucionado en la versión futura del software Intel® Quartus® Prime Pro Edition

Productos relacionados

Este artículo se aplica a 1 productos

FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ 7

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.