ID del artículo: 000092238 Tipo de contenido: Resolución de problemas Última revisión: 13/10/2022

¿Por qué la Fmax restringido de *_vco_clk y *_vco_clk_1 de interfaces de memoria externa Intel® Arria® 10 FPGA IP es mucho menor que Fmax en el informe Resumen de Fmax?

Entorno

    Intel® Quartus® Prime Pro Edition
    Interfaces de memoria externa FPGA IP Intel® Arria® 10
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 22.2 y anteriores, es posible que descubra que la Fmax restringido de *_vco_clk y *_vco_clk_1 de las interfaces de memoria externa Intel® Arria® 10 FPGA IP es mucho menor que la Fmax en el informe Resumen de Fmax.

Resolución

Puede ignorar de forma segura la Fmax restringido para las interfaces de memoria externa de destino Intel® Arria® 10 relojes IP FPGA.

Este problema se corrigió a partir de la Intel® Quartus® versión 22.3 del software Prime Pro Edition.

Productos relacionados

Este artículo se aplica a 1 productos

FPGA de SoC y FPGA Intel® Arria® 10

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.