ID del artículo: 000090930 Tipo de contenido: Resolución de problemas Última revisión: 01/06/2023

¿Por qué tengo fallas de hardware en los registros de E/S con un reloj enrutado localmente?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descripción

    Debido a un problema en la Intel® Quartus® software Prime Pro Edition versión 21.3 y posteriores, es posible que vea errores funcionales en un registro de E/S que tiene un reloj enrute localmente. Los fallos funcionales ocurren porque la ruta del reloj es ilegal y no se analiza para la sincronización.

    Este problema solo afecta a los dispositivos Intel Agilex® donde hay un registro en una celda de E/S cuyo reloj se enruta en el enrutamiento local en lugar de en una red de reloj global.

    Resolución

    Para evitar este problema, asegúrese de que el reloj se enruta en una red de reloj global o de que el registro no esté en una celda de E/S.

    A partir de la versión 22.1 del software Intel® Quartus® Prime Pro Edition, los diseños restringidos a implementar un registro en una celda de E/S con un reloj enrutado localmente aparecerán en un error.

    Está previsto que se lancen parches que añadirán este error a las versiones anteriores.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.