ID del artículo: 000088862 Tipo de contenido: Fe de erratas Última revisión: 03/04/2023

¿Por qué persisten los valores del registro de estado TLPBYPASS_ERR_STATUS de R-Tile Avalon® Streaming Intel® FPGA IP para PCI Express después de un restablecimiento de temperatura a nivel del sistema?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 21.3 y anteriores, los valores almacenados en el registro de estado TLPBYPASS_ERR_STATUS de la Intel® FPGA IP de transmisión de Avalon® R-Tile para PCI Express persistirán después de un reinicio de temperatura del sistema (evento de pin_perst) o de restablecimiento en caliente.

    Un reinicio en frío (ciclo de alimentación) borrará el contenido del registro de estado de TLPBYPASS_ERR_STATUS .

    Resolución

    Para evitar este problema, borre el registro de estado TLPBYPASS_ERR_STATUS (compensación 0x1310) después de un reinicio en caliente mediante la interfaz de reconfiguración de IP físico (pX_hip_reconfig_*).

    Tenga en cuenta que la interfaz de reconfiguración de IP dura tiene una amplitud de 8 bits, lo que hace necesario realizar al menos 3 operaciones de escritura para borrar todos los bits del registro de estado TLPBYPASS_ERR_STATUS .

    Este problema se corrigió en la Intel® Quartus® Software Prime Pro Edition v22.1.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™ 7 serie I

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.