Debido a un problema en la Intel® Quartus® software Prime Pro Edition versión 19.3, es posible que vea este error durante la síntesis. Este error se produce en diseños que incluyen IPs de memoria integrada con el RAM_BLOCK_TYPE establecido en M20K y se actualizó a partir de la versión 19.2.
Las siguientes IPs de memoria integrada se ven afectadas
- RAM: Intel FPGA IP de 1 PUERTO
- RAM: Intel FPGA IP de 2 PUERTOs
- RAM: Intel FPGA IP de 4 PUERTOs
- ROM: Intel FPGA IP de 1 PUERTO
- ROM: Intel FPGA IP de 2 PUERTOs
Solo los diseños dirigidos a Intel® Stratix® 10, Intel® Arria® 10 y Intel® Cyclone® 10 GX se ven afectados.
Para solucionar este problema, puede utilizar la PI de RAM en la versión 19.3 o actualizar la PI de la versión 19.1.
Este problema está programado para ser solucionado en un futuro lanzamiento del software Intel® Quartus® Prime Pro Edition.