Debido a un problema en la versión 19.3 del software Intel® Quartus® Prime Pro Edition, es posible que vea este error interno durante la etapa de síntesis de la compilación cuando no está conectada ninguna entrada del reloj de referencia PLL. Este problema se produce al compilar para Intel® Stratix® 10 dispositivos.
Para solucionar el problema, asegúrese de que la entrada del reloj de referencia esté conectada.
Este problema se corrigió a partir de la Intel® Quartus® versión 20.1 del software Prime Pro Edition.