ID del artículo: 000086148 Tipo de contenido: Resolución de problemas Última revisión: 06/03/2023

¿Por qué PHY Lite para interfaces paralelas Intel Agilex® 7 FPGA IP falla en el hardware cuando el VCO se ejecuta alrededor de 1066 MHz (con frecuencia de interfaz alrededor de 266/533/1066 MHz)?

Medio ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 21.2 y anteriores, es posible que vea un deslizamiento de datos en la ruta de salida de hasta 800 ciclos cuando PHY Lite para interfaces paralelas Intel Agilex® 7 FPGA la frecuencia de VCO IP está alrededor de 1066 MHz, (es decir, la frecuencia de interfaz alrededor de 266 MHz, 533 MHz o 1066 MHz). Este problema solo afecta a los dispositivos Intel Agilex® 7 FPGA y depende de PVT, lo que puede ocurrir incluso después de realizar pruebas de hardware exitosas.

     

    Resolución

    Se está creando un parche para solucionar este problema en el Intel® Quartus® Software Prime Pro Edition versión 21.2

    Este problema se ha solucionado a partir de la Intel® Quartus® versión 21.3 del software Prime Pro Edition.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.