ID del artículo: 000086120 Tipo de contenido: Resolución de problemas Última revisión: 03/08/2023

¿Por qué la recomendación para la conexión de los pines GXB_RX y GXB_REFCLK no utilizados no está de acuerdo entre los documentos de directrices de conexión de pines Stratix® V y Arria® V GZ y el software Quartus® II? Archivos PIN?

Entorno

    Edición de suscripción de Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en la versión 13.1 y anteriores del software Quartus, la recomendación de conectar pines® de GXB_RX y GXB_REFCLK no utilizados para dispositivos Stratix® V y Arria® V GZ es incorrecta.

El documento de pautas de conexión de pines dice: "Conecte todos los pines de GXB_RXp o GXB_REFCLKp no utilizados directamente a GND, VCCR_GXB o VCCT_GXB".

El software Quartus® II. El archivo PIN indica,
"GXB_GND*: Receptor GXB no utilizado o pin de reloj de referencia dedicado. Este pin debe estar conectado a GXB_GND a través de una resistencia de 10k Ohm".

Los documentos de las directrices de conexiones de pines Stratix® V y Arria® V GZ son correctos.

La conexión de los pines GXB_RX y GXB_REFCLK a GND a través de resistencias de 10k Ohm no causará ningún daño.

Resolución

Este problema se solucionó a partir de Quartus® II versión 14.0.

Productos relacionados

Este artículo se aplica a 5 productos

FPGA Stratix® V
FPGA Arria® V GZ
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.