ID del artículo: 000084640 Tipo de contenido: Mensajes de error Última revisión: 07/08/2023

Error: System.DUT.config_tl/APPS.config_tl: el tl_cfg_sts de señal tiene un ancho de 73 en DUT.config_tl, pero tiene un ancho de 123 en APPS.config_tl

Entorno

    Edición de suscripción de Intel® Quartus® II
    Hard IP Arria® V para PCI Express* FPGA IP Intel®
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

En Arria® V y Cyclone® V Hard IP para diseños de referencia de PCI Express, si establece el parámetro 'Number of functions' en un valor mayor que uno en el componente APPS (DMA del Altera), Qsys informará los siguientes mensajes de error.

Error: System.DUT.config_tl/APPS.config_tl: el tl_cfg_sts de señal tiene un ancho de 73 en DUT.config_tl, pero tiene un ancho de 123 en APPS.config_tl.
Error: System.DUT.config_tl/APPS.config_tl: el cpl_pending de señal tiene un ancho de 3 en DUT.config_tl, pero tiene un ancho de 8 en APPS.config_tl.

Resolución

Mientras que la IP física Arria® V y Cyclone® V para núcleos PCI Express admite múltiples funciones, el componente APPS tiene un motor DMA que no admite funciones múltiples.

Este problema no se solucionará.

Productos relacionados

Este artículo se aplica a 8 productos

FPGA Arria® V GT
FPGA Cyclone® V GX
FPGA Arria® V GX
FPGA SoC Arria® V SX
FPGA SoC Arria® V ST
FPGA Cyclone® V GT
FPGA de sistema integrado en chip Cyclone® V ST
FPGA de sistema integrado en chip Cyclone® V SX

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.