En referencia a Altera PHYLite para la guía del usuario de IP Core de interfaces paralelas versión 2015.01.28 y anteriores, puede ver el valor reservado de Avalon dirección R/W[23:21] indicada en la Tabla 11: El mapa de direcciones es de 3'h2. Sin embargo, el resultado de la simulación muestra 3'h4, que no coincide con la guía del usuario. El problema se debe al valor incorrecto que se indica en la guía del usuario.
Simulación de la guía del usuario
dirección Avalon [23:21] 3'h2 (incorrecta) 3'h4 (correcta)
La Avalon Dirección R/W [23:21] en la guía del usuario se actualizará de 3\'h2 a 3\'h4 para todas las características de la tabla de mapa de direcciones.
Este problema está programado para ser solucionado en la próxima versión de Altera PHYLite para la guía del usuario de IP Core de interfaces paralelas.
Tabla 11: Mapa de direcciones
Dirección Avalon característica R/W
Fase de salida de pin {id[3:0],3\'h4,lane_addr[7:0], pin{4:0],8\'D0}
Demora de entrada compensación de PIN PVT {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],pin_off[2:0],4\'h0}
Demora de entrada compensada de PvT deÍdete {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],3\'h6,4\'h0}
Fase de habilitación de Lane_addr {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],3\'h7,4\'h0}
Tiempo de habilitación de Mezzanine {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h008}
Leer la demora válida {id[3:0],3\'h4,lane_addr[7:0], 4\'hC,9\'h00C}
Código VREF interno {id[3:0], 3\'h4,lane_addr[7:0],4\'hC,9\'h014}
{id[3:0],
3'h4,lane_
addr[7:0], pin{4
:0],8\'D0}