ID del artículo: 000083861 Tipo de contenido: Resolución de problemas Última revisión: 20/03/2023

¿Por qué mi diseño de configuración a través del protocolo (CvP) falla en el entrenamiento de enlaces y no carga la imagen principal cuando uso un SOF de un software Quartus® II v13.0 o inferior en el modo de inicialización cvP?

Entorno

    Edición de suscripción de Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Existe un problema conocido con la conversión de archivos de programación de SRAM (.sof) de la versión 12.0 al 12.1sp1 del software Quartus® II. La verificación de ID de EPCS deshabilitó la versión 12.0 a la 12.1sp1, lo que ocasionó el problema con el entrenamiento de enlaces y la carga de la imagen principal.

Resolución

Para solucionar este problema en la versión 12.0 a 12.1 sp1 del software Quartus II, vaya a la pestaña Avanzado de la ventana Convertir archivos de programación y marque la casilla de verificación Deshabilitar EPCS ID.

En la versión 13.0 y posteriores del software Quartus II, la verificación de ID de EPCS deshabilite está correctamente configurada para deshabilitar.

Este problema se corrigió en la versión 14.0 del software Quartus® II.

Productos relacionados

Este artículo se aplica a 3 productos

FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.