Debido a un problema en la versión 14.1 del software Quartus® II, faltan algunas restricciones para la pi de disco duro Intel® Arria® 10 para PCI Express.
Las rutas a la pld_clk_inuse_hip_sync de señal se pueden establecer como rutas falsas.
Para evitar este problema, añada las siguientes restricciones al archivo de restricción de nivel superior (.sdc) después de cualquier directiva de derive_pll_clocks :
Cantidad de pines de prueba HIP restricciones SDC
set_false_path -from [get_pins -compatibility_mode *hip_ctrl*]
set_false_path -from [get_pins -compatibility_mode *altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b|altpcie_rs_a10_hip:g_soft_reset.altpcie_rs_a10_hip|hiprst*]
set_false_path -to [get_registers *altpcie_a10_hip_pipen1b|pld_clk_inuse_hip_sync]
set_false_path -from [get_pins -compatibility_mode *|*reset_status_sync_pldclk_r*]
set_false_path -from [get_registers *altpcie_256_sriov_dma_avmm_hwtcl:apps|altpcierd_hip_rs:rs_hip|app_rstn]