ID del artículo: 000081492 Tipo de contenido: Resolución de problemas Última revisión: 12/05/2014

RapidIO II IP Core establece incorrectamente el indicador de decodificación de transacción ilegal en lugar del indicador de transacción no compatible

Entorno

    Edición de suscripción de Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descripción

En respuesta a una transacción de lectura entrante de RapidIO con rdsize mayor que 4'b1011 y address[0] configurado en 1, el RapidIO II El núcleo de PI debe establecer la transacción no admitida (UNSUPPORT_TRAN) bit en el Logical/Transport Layer Error Detect CSR (offset 0x308) y devuelve una respuesta de ERROR.

Sin embargo, en estas circunstancias el núcleo IP de RapidIO II establece la descodificación de transacción ilegal (ILL_TRAN_DECODE) en el registro y no establece el UNSUPPORT_TRAN bit.

Resolución

Este problema no tiene solución alternativa.

Este problema se solucionará en una versión futura de RapidIO II Función MegaCore.

Productos relacionados

Este artículo se aplica a 1 productos

Dispositivos programables Intel®

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.