ID del artículo: 000081475 Tipo de contenido: Resolución de problemas Última revisión: 12/09/2012

En Interlaken PHY IP Core, el software Quartus II informa violaciones del ancho de pulso mínimo para algunas señales de reloj PHY

Entorno

    Edición de suscripción de Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

En Interlaken PHY IP Core, el software Quartus II informa violaciones del ancho de pulso mínimo para el diseño de PHY de Interlaken en las siguientes señales de reloj:

altera_pcs|ilkn_pcs_10gbps_inst|sv_ilk_inst|bonded_lane_inst|inst_sv_xcvr_native[0].interlaken_inst|inst_sv_pma|rx_pma.sv_rx_pma_inst|rx_pmas[0].rx_pma.rx_pma_deser|clk90b

altera_pcs|ilkn_pcs_10gbps_inst|sv_ilk_inst|bonded_lane_inst|inst_sv_xcvr_native[0].interlaken_inst|inst_sv_pma|tx_pma.sv_tx_pma_inst|tx_pma_insts[0].sv_tx_pma_ch_inst|tx_pma_ch.tx_cgb|pclk[1]

Resolución

Estas infracciones del ancho mínimo de pulso corresponden a rutas falsas. Por favor, ignore estas rutas. Este problema se solucionó en Quartus II v12.0SP2 para el dispositivo de producción Stratix V.

Productos relacionados

Este artículo se aplica a 1 productos

Dispositivos programables Intel®

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.