ID del artículo: 000081267 Tipo de contenido: Mensajes de error Última revisión: 11/03/2013

Error interno: subsistema: ASMCC, archivo: /quartus/comp/asmcc/asmcc_bitfield.cpp, línea: 855

Entorno

    Edición de suscripción de Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Debido a un problema en las versiones 9.1 y posteriores del software Quartus®, es posible que aparezca este error durante la etapa de ensamblador para diseños destinados a dispositivos Arria® II GX. Este error se produce si su diseño infringe las reglas del capítulo Directrices para canales diferenciales deshabilitados por DPA en las interfaces de E/S diferenciales de alta velocidad y DPA en dispositivos Arria II (PDF) del Manual de dispositivos Arria II.

Resolución

Para resolver este problema, modifique la ubicación de las interfaces LVDS habilitadas para DPA para cumplir con estas reglas.

Está previsto que este problema se resuelva en una versión futura del software Quartus II.

Productos relacionados

Este artículo se aplica a 1 productos

FPGA Arria® II GX

1

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.