Debido a un problema en las versiones 9.1 y posteriores del software Quartus®, es posible que aparezca este error durante la etapa de ensamblador para diseños destinados a dispositivos Arria® II GX. Este error se produce si su diseño infringe las reglas del capítulo Directrices para canales diferenciales deshabilitados por DPA en las interfaces de E/S diferenciales de alta velocidad y DPA en dispositivos Arria II (PDF) del Manual de dispositivos Arria II.
Para resolver este problema, modifique la ubicación de las interfaces LVDS habilitadas para DPA para cumplir con estas reglas.
Está previsto que este problema se resuelva en una versión futura del software Quartus II.