ID del artículo: 000080662 Tipo de contenido: Resolución de problemas Última revisión: 27/11/2024

¿Por qué mi núcleo IP Ethernet de 40 Gbps de baja latencia genera paquetes de control de flujo de 66 bytes cuando el modo de control de flujo está configurado en "Control de flujo basado en prioridad" y el número de colas PFC establecido en...

Entorno

  • Intel® Quartus® Prime Pro Edition
  • Ethernet FPGA IP Intel® de 40 G de baja latencia para Arria® 10 y Stratix®
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descripción

    Debido a un problema en el software Quartus® Prime, el núcleo IP Ethernet de 40 Gbps de baja latencia con "Control de flujo basado en prioridad" habilitado y el número de colas PFC establecido en "8" generará paquetes de control de flujo de 66 bytes.

    Resolución

    Para evitar este problema, no establezca el número de colas PFC en "8" en la GUI. Cualquier otro número de colas PFC es suficiente.

    Productos relacionados

    Este artículo se aplica a 4 productos

    FPGA de SoC y FPGA Intel® Arria® 10
    FPGA Stratix® V GX
    FPGA Stratix® V GS
    FPGA Stratix® V GT

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.