ID del artículo: 000080397 Tipo de contenido: Mensajes de error Última revisión: 18/04/2023

Error(175005): No se pudo encontrar una ubicación con: OCT_CAL_BLOCK_ID de [n] (1 ubicación afectada)

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    En el software Intel® Quartus® Prime, es posible que vea los siguientes mensajes de error de ajustador al compilar diseños dirigidos a Arria® 10 dispositivos

    Error(14566): El ajustador no puede colocar 1 componente(s) de periferia debido a conflictos con restricciones existentes (1 pin(s)). Corrija los errores descritos en los sub subsamens y, a continuación, vuelva a ejecutar el Ajustador. La base de datos de conocimientos Intel FPGA también puede contener artículos con información sobre cómo resolver este error en la ubicación de periferia. Revise los errores y, a continuación, visite la base de datos de conocimientos en https://www.altera.com/support/support-resources/knowledge-base/search.html y busque este número de mensaje de error específico.

    Error(175020): El ajustador no puede colocar el pin lógico en la región (x, y) a (x, y), a la que está restringido, porque no hay ubicaciones válidas en la región para la lógica de este tipo.

    Info(14596): Información sobre los componentes que están fallando:

    Información(175028): nombre(s): nombre(s) del pin <pin>

    Error(16234): No se pudo encontrar ninguna ubicación legal de 1 ubicación(es) considerada. A continuación, se resumen los motivos por los cuales no se pudo utilizar cada ubicación:

    Error(175005): No se pudo encontrar una ubicación con: OCT_CAL_BLOCK_ID de [n] (1 ubicación afectada)

    Información (175029): número de <pin>

    Información (175015): el nombre del <pin de E/S> está restringido a la ubicación <Pin número> debido a las restricciones de ubicación del usuario (número <Pin>)

    Info(14709): La almohadilla limitada de E/S está dentro de este pin

    Esto puede ocurrir si el pin está en un banco de E/S 3V. Los bancos de E/S 3V solo admiten OCT sin calibración.

    Para obtener información detallada sobre qué bancos son E/S 3V y cuáles son LVDS, consulte el manual de Intel® Arria® 10 Core Fabric y E/S de propósito general, sección 5.4.1

    Resolución

    Para evitar este error, mueva el pin a un banco LVDS o utilice OCT sin calibración.

    Este problema se ha solucionado a partir de la Intel® Quartus® software Prime Pro/Standard Edition versión 18.1.

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGA de SoC y FPGA Intel® Arria® 10

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.