ID del artículo: 000079878 Tipo de contenido: Resolución de problemas Última revisión: 16/03/2023

¿Por qué veo errores de bit en el canal RX 0 del bloque de transceptor GXBL1 cuando afirmo la señal gxb_powerdown del bloque de transceptor GXBL0 cuando se utilizan dispositivos Cyclone® IV GX EP4CGX150 y EP4CGX75?

Entorno

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Es posible que vea errores de bits en el canal RX 0 del bloque de transceptor GXBL1 cuando desafia la señal gxb_powerdown del bloque de transceptor GXBL0 cuando se utilizan dispositivos Cyclone® IV GX EP4CGX150 y EP4CGX75 debido al acoplamiento dentro del dispositivo.

Los diseños que podrían verse afectados son los siguientes:

  • Cyclone IV GX EP4CGX150 y EP4CGX75 dispositivos que utilizan bancos de transceptores GXBL0 y GXBL1
  • Se utiliza el canal RX 0 en el banco de transceptores GXBL1
  • Se utiliza el canal 3 TX del banco de transceptores GXBL0
  • Las señales gxb_powerdown de los bancos de transceptores GXBL0 y GXBL1 se controlan de forma independiente.

Es posible que los diseños afectados necesiten volver a sincronizarse.

Resolución

Para solucionar este problema, no utilice la señal de gxb_powerdown para el banco de transceptores GXBL0. En cambio, puede hacer valer las señales pll_areset, tx_digitalreset, rx_analogreset y rx_digitalreset .

Productos relacionados

Este artículo se aplica a 3 productos

FPGA Cyclone®
FPGA Cyclone® IV
FPGA Cyclone® IV GX

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.