ID del artículo: 000076910 Tipo de contenido: Resolución de problemas Última revisión: 25/01/2022

¿Por qué el diseño de ejemplo de PI de interfaz de memoria de gran ancho de banda (HBM2) en el FPGA Intel® Stratix® 10 MX muestra una infracción de ancho de impulso mínimo?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • Memoria de gran ancho de banda (HBM2) Interface FPGA IP Intel®
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 19.1 y anteriores, es posible que vea la infracción de ancho de impulso mínimo si crea un diseño de ejemplo para la PI de interfaz de memoria de alto ancho de banda (HBM2) dirigida a la FPGA Intel® Stratix® 10 MX.

    Resolución

    Para solucionar este problema, descargue e instale el Intel® Quartus® Software Prime Pro Edition versión 19.1, parche 0.04, desde el enlace correspondiente a continuación. Después de instalar el parche, siga los pasos que se muestran en el archivo Readme.

    Este problema se ha solucionado a partir de la Intel® Quartus® versión 19.2 del software Prime Pro Edition.

    Productos relacionados

    Este artículo se aplica a 2 productos

    FPGA de SoC y FPGA Intel® Stratix® 10
    FPGA Intel® Strantix® 10 MX

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.