Debido a un problema en el software Intel® Quartus® Prime Pro Edition versión 20.4 y anteriores, el CDR no puede bloquearse en el modo 25G cuando se utiliza el Hard IP E-Tile para Ethernet cuando la frecuencia de referencia de PHY está establecida en 312,5 MHz.
Este problema no tiene solución transitoria, ya que 312,5 MHz no está en el rango compatible con la PI PHY E-Tile. Por lo tanto, utilice una frecuencia de reloj de referencia de 156,25 MHz o 322,265625MHz.
Esta opción de frecuencia de reloj de referencia de 312,5 MHz se fija en Intel® Quartus® versión 21.1 del software Prime Pro Edition.