ID del artículo: 000076309 Tipo de contenido: Resolución de problemas Última revisión: 09/03/2023

¿Por qué veo advertencias al utilizar 10/100/1000 Ethernet MAC con 1000BASE-X/SGMII PCS y LVDS I/O o 1000BASE-X/SGMII PCS y LVDS I/O se ha seleccionado en la Intel® FPGA IP de Ethernet Intel Agilex® 7 FPGA de triple velocidad?

Entorno

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descripción

    Debido a un problema en la Intel® Quartus® Prime Pro Software Edition versión 19.4, las advertencias que se muestran se verán al seleccionar la mac de Ethernet 10/100/1000 con 1000BASE-X/SGMII PCS y E/S LVDS o la opción de E/S 1000BASE-X/SGMII y E/S LVDS en el núcleo Intel Agilex® 7 FPGA Ethernet de triple velocidad Intel® FPGA IP.

    Advertencia: test.eth_tse_0.i_lvdsio_terminator_0.pll_areset_iopll: Los disipadores de reinicio asociados no declararon

    Advertencia: test.eth_tse_0.iopll: Capaz de implementar PLL: La frecuencia real del VCO difiere de la configuración solicitada

    Advertencia: test.eth_tse_0.ref_clk_module.out_clk/iopll.refclk: iopll.refclk requiere 125000000Hz, pero la fuente tiene una frecuencia de 0Hz

     

     

     

     

    Resolución

    Estas advertencias pueden aplicarse de manera segura, ya que la funcionalidad no se ve afectada cuando se utiliza el núcleo Intel® FPGA IP Ethernet Intel Agilex® 7 FPGA de triple velocidad.

     

    Productos relacionados

    Este artículo se aplica a 1 productos

    FPGAs y FPGAs de sistema integrado en chip Intel® Agilex™

    El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.