Verá este error en la versión 11.0 del software Intel® Quartus® II cuando habilite DPA en la megafunción ALTLVDS_RX y utilice el modo PLL externo en Intel® Stratix® dispositivos V.
Para evitar este problema, realice los pasos siguientes:
Cambie la siguiente línea de código tanto en la declaración de entidad como en la declaración de componentes en el archivo de diseño de ALTVDS_RX de nivel superior:
rx_dpaclock: IN STD_LOGIC_VECTOR (0 DOWNTO 0)
Para
rx_dpaclock: EN STD_LOGIC;
Este problema ya se corrigió en la versión de software Intel® Quartus® II 11.0SP2.