ID del artículo: 000075210 Tipo de contenido: Resolución de problemas Última revisión: 16/03/2023

¿Por qué no logro asignar una entrada de 3,3 V a un banco con V CLARO conectado a 2,5 V?

Entorno

    Edición de suscripción de Intel® Quartus® II
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

Los estándares LVTTL 3.3-V y 3.3-V LVCMOS son compatibles con VNA conectado a 3.3 V, 3.0 V o 2.5 V para el funcionamiento de entrada en las familias de dispositivos Arria® V y Stratix® V.

En las versiones 11.0 y 11.1 del software Quartus® II, la asignación de un pin con un estándar que requiere la conexión de V VENT a 2,5 V (como la salida de 2,5 V) y una entrada LVCMOS/LVTTL de 3,3 V dará lugar a un error de ajustador.

Resolución

Realice una asignación estándar de E/S de 2,5 V a entradas que requieran los estándares LVCMOS/LVTTL de 3,3-V.

Las especificaciones de entrada estándar de 2,5 V son las mismas que las specifcations de 3,3 V, excepto que Aparte es 0,7 V en lugar de 0,8 V.  Consulte las siguientes hojas de datos del dispositivo para obtener más información sobre los umbrales de voltaje de entrada:

Este problema se resolverá en una versión futura del software Quartus II.

Productos relacionados

Este artículo se aplica a 5 productos

FPGA Stratix® V GS
FPGA Arria® V GX
FPGA Stratix® V GX
FPGA Stratix® V GT
FPGA Stratix® V E

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.