Debido a un problema conocido en Intel® Quartus® software Prime Pro Edition versión 19.4 y anteriores, el mgmt_waitrequest salida de señal del reconfiguración IOPLL Intel FPGA en Intel Stratix® 10 dispositivos y Intel Agilex® 7 dispositivos funcionarán de la manera opuesta que se describe en la Guía del usuario de Intel® Stratix® 10 Temporización y PLL y Intel Agilex® Temporización y Guía del usuario de PLL mediante una descontinuación cuando se solicita un cambio dinámico de fase (DPS) y afirmación una vez completado.
Este problema se ha solucionado a partir de Intel® Quartus® versión 20.2 del software Prime Pro Edition.