ID del artículo: 000074533 Tipo de contenido: Resolución de problemas Última revisión: 23/12/2022

¿Por qué veo un error de configuración en Arria esquema de configuración serial activa de 10 dispositivos múltiples?

Entorno

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

En Arria® 10 Active Serial (AS), se producirá un error en la configuración de dispositivos múltiples si el bitstream de configuración del lapso del dispositivo esclavo a través del límite de chip EPCQ-L.

  • EPCQ-L1024 tiene matriz de 4 x 256 Mb
  • EPCQ-L512 tiene matriz de 2 x 256 Mb

Después de configurar el dispositivo maestro, seguirá leyendo el bitstream de la memoria flash EPCQ-L para configurar el dispositivo esclavo. El bloque de control de dispositivos Arria® 10 emitirá un comando de lectura adicional al cruzar el límite de matriz EPCQ-L.

Este comando adicional hace que el dispositivo esclavo lea datos inesperados durante la configuración. Este problema afecta a todos los dispositivos Arria® 10.

Resolución

Comprima el bitstream y asegúrese de que las fuentes de bits de configuración de dispositivos maestros y esclavos se almacenen dentro del límite de chip de 256 Mb del dispositivo EPCQ-L.

 

Productos relacionados

Este artículo se aplica a 1 productos

FPGA de SoC y FPGA Intel® Arria® 10

El contenido de esta página es una combinación de la traducción humana y automática del contenido original en inglés. Este contenido se ofrece únicamente para su comodidad como información general y no debe considerarse completa o precisa. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.