ID del artículo: 000074255 Tipo de contenido: Resolución de problemas Última revisión: 12/02/2023

¿Puedo utilizar una frecuencia de VCO PLL mayor que las especificaciones PLL para dispositivos Cyclone® V cuando el software Intel® Quartus® Prime no genera un error?

Entorno

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descripción

No.  Incluso si el software Intel® Quartus® Prime no genera un error, no puede utilizar una frecuencia de VCO PLL mayor que las especificaciones de PLL para dispositivos Cyclone® V.

Debido a un problema con el software Intel Quartus Prime, el ajustador podría no generar ningún error incluso si la frecuencia del VCO PLL es mayor que las especificaciones.

La frecuencia máxima del costo total de propiedad (VCO) de PLL para Cyclone V FPGA niveles de velocidad de -7 y -8 es de 1300 MHz.  Cuando la frecuencia del VCO es superior a 1300 MHz, pero la frecuencia del reloj de salida no supera los 1300 MHz en esos dispositivos, el ajustador no genera ningún error.  Cuando la frecuencia del reloj de salida es superior a 1300 MHz en esos dispositivos, el ajustador emite un error.

Ejemplo caso 1
Dispositivo: Cyclone V FPGA niveles -7 u -8
configuración del editor de parámetros IP PLL Altera
Referencia: reloj de 8 MHz
Relojes de salida
outclk1: 25 MHz
outclk2: 64 MHz
Contador M: 200
Contador N: 1
Contador C 0 64
Contador C-1 25
La frecuencia del VCO es de 1600 MHz para estos parámetros, pero el ajustador no emite ningún error.

Ejemplo caso 2
Dispositivo: Cyclone grados V-7 o -8
configuración del editor de parámetros IP PLL Altera
Referencia: reloj de 10 MHz
Relojes de salida
outclk0: 400 MHz
outclk1: 1,600 MHz
Contador M: 160
Contador N: 1
Contador C 0: 4
Contador C 1: 1
La frecuencia del VCO es de 1,600 MHz para estos parámetros y la frecuencia de outclk1 es de 1,600 MHz.  El ajustador emite un error para la frecuencia de outclk1.

Resolución

Cuando utilice Cyclone® V FPGA de velocidad -7 u -8, compruebe manualmente si la frecuencia del VCO de PLL es superior a las especificaciones de PLL o no en el informe del ajustador.  Si la frecuencia del VCO PLL es mayor que las especificaciones de PLL, cambie los parámetros del PLL para mantener la frecuencia del VCO PLL dentro de las especificaciones.

Puede ver la frecuencia PLL VCO del informe de filtro en su proyecto de diseño siguiendo los pasos siguientes:

  1. Abra el menú Procesamiento > Informe de compilación.
  2. Abra la Sección de recursos en la carpeta Ajustar en el panel De contenido l de la ventana Informe de compilación .
  3. Elija Resumen de uso de PLL en la sección Recursos.

Productos relacionados

Este artículo se aplica a 1 productos

FPGA de SoC y FPGA Cyclone® V

1

El contenido de esta página es una combinación de traducción humana y automática del contenido original en inglés. Este contenido se proporciona únicamente para su comodidad como información general y no debe considerarse como completo o preciso. Si hay alguna contradicción entre la versión en inglés de esta página y la traducción, prevalecerá la versión en inglés. Consulte la versión en inglés de esta página.